• 학원소개
  • 공인인증과정
  • 교육과정
  • 커뮤니티
  • 고객지원
  • 홈
  • 로그인
  • 회원가입
교육과정
  • 교육일정
교육센터 정보
교육과정
교육과정
강좌명

[부산] 반도체 회로 실습 강좌(Cadence Full-Custom IC Designer 기초과정)

교육기간 2023 년 02 월 06 일 ~ 2023 년 02 월 11 일 (6 일간)
교육장소 부산대학교 제6공학관 6308 실습실
교육시간 18:30 ~ 21:30
강사 차단영 박사과정
수강료 산업체: 500,000 원 학생: 250,000 원 대학원생: 250,000 원
결제은행 계좌번호 [ 우리은행 1005-902-189470 (예금주 : 나인플러스아이티(주) )] 혹은 카드결제
문의사항 문의 연락처 : 051-758-4841 / 051-758-4841
교육담당:김소정 [sojung@npit.co.kr]
기술교육문의: 신영찬 [ycshin@npit.co.kr]
목록
강좌소개
강좌명 [부산] 반도체 회로 실습 강좌(Cadence Full-Custom IC Designer 기초과정)
강좌소개

Cadence의 한국채널파트너(Cadence Channel Partner/CCP)인 나인플러스아이티()의 부설교육센터에서는 반도체설계 인력양성과 Fabless의 설계 연구원들을 위한 실무능력향상을 위하여 Cadence의 Virtuoso Schematic, Layout, Spectre와 Assura(LVS & DRC)를 사용하여 Full-Custom IC 설계의 전 과정을 습득할 수 있는 실무과정을 실시합니다.

① Custom IC 설계의 전 과정을 Cadence 반도체설계 Software로 실습

② 산업체 재직자 및 대학생대학원생의 실무능력 향상 교육과정

③ 다양한 종류의 소자 및 회로 실습을 통한 전공 자신감 및 핵심 능력 향상

교육목표

① Cadence Tool을 이용하여 CMOS 집적회로를 설계

② 우수 전문 인력 양성을 통한 반도체 설계 기업의 실무인력양성

③ CMOS Device/Manufacturing technology/CMOS Inverter 설계와 Layout 설계 전문가 양성

④ 산업체 실무능력을 기반으로 한 대학 실무인증 교육 방법과 현장 적응 능력 향상을 도모함

강의대상 반도체에 관심있는 산업체 재직자 및 대학생, 대학원생, 졸업생, 취업준비생
진행계획 1 일차 • 반도체 소자
- 반도체 최신 동향
- MOSFET 기본 동작 원리 및 특성
- CMOS 논리회로
• 반도체 공정
- CMOS 8대 공정
• GPDK 180 Design Rule의 이해와 적용
2 일차 • Cadence에서 자주 사용하는 UNIX Command 교육
- Unix 기본 명령어 실습
- 파일 사용 권한 관리 및 검색 명령 실습
- 프로세스 관리나 파일 백업 압축 명령 실습
• Full Custom IC Design을 위한 Cadence Schematic Editor
환경설정 및 사용 방법 실습
3 일차 • Cadence Spectre Simulator 환경설정 및 사용 방법
- GPDK180을 적용한 CMOS Inverter, CMOS Inverter를 응용한 Ring Oscillator, 디지털 논리 게이트 (NAND, NOR 등) 및 디지털 논리회로 (FlipFlop, MUX 등) 설계
• 새로운 프로젝트 생성 및 계층도면의 이해
• Inverter 회로 설계 작성, Simulation option의 설정, Transient 해석/ Bias Point 해석, DC 해석/ AC 해석, 전압원 및 전류원 사용법, Probe window 사용법
4 일차 • Cadence Spectre Simulator 환경설정 및 사용방법
- GPDK180을 적용한 CMOS Inverter, 디지털 논리 게이트 (NAND, NOR 등), 디지털 논리회로 (FlipFlop, MUX 등) 및 아날로그 회로(차동 증폭기) 설계
- 설계한 회로의 Simulation을 통한 결과 검증
5 일차 • Virtuoso Layout Editor 설정 및 실습 1
- CMOS Inverter Layout & Assura DRC / LVS 검증
• Virtuoso Layout Editor 설정 및 실습 2
- 디지털 논리게이트 및 디지털 논리회로 layout 실습 및 Assura DRC / LVS 검증
6 일차 • Virtuoso Layout Editor 설정 및 실습 2
- 디지털 논리게이트 및 디지털 논리회로 layout 실습 및 Assura DRC / LVS 검증
• Virtuoso Layout Editor 설정 및 실습 3
- Analog Circuit (차동 증폭기) Layout & Assura DRC / LVS 검증